# 习题

- 1. 按照下列指令格式,写出可由微处理器执行的计算 X=A+(B\*C)+D 的代码。不能修改 A, B, C 和 D 的值。如果需要,可用临时单元 T 存储中间结果。
  - a) 三操作数指令
  - b) 二操作数指令
  - c) 一操作数指令
  - d) 零操作数指令

#### 解:

- d) PUSH A a) MUL X,B,C b) MOV X,B c) LOAD B ADD X,X,A MUL X,C MUL C PUSH B ADD X,X,D ADD X,A ADD A PUSH C ADD X.D ADD D MUL STORE X PUSH D ADD ADD POP X
- 2. 为相对简单 CPU 写一段程序,将内存单元 1001H 到 100AH 中的 10 个数值相加并且将结果存在内存单元 1000H 中。假定结果总是小于 256。

#### 解:



5. 用 8×2 的存储器芯片、为一个有 8 位地址总线的计算机设计一个 16×4 的存储器子系统,该子系统带高位交叉的地址。

#### 解:



- 4. 当 X = 1001 1001 0000 0010 时,执行下列操作的结果分别为多少?
  - a) sh1(X)
  - b) shr(X)
  - c) ci1(X)
  - d) cir(X)
  - e) ashl(X)
  - f) ashr(X)
  - g) dshl(X)
  - h) dshr(X)

解: sh1: 逻辑左移, 低位补 0;

shr: 逻辑右移, 高位补 0;

cil:循环左移,移出的数据补到低位;

cir:循环右移,移出的数据补到高位;

ash1:算数左移,符号位保持不变,符号位之后的数据左移,低位补0;

ashr:算数右移,符号位保持不变,符号位之后的数据右移,高位补符号位;

dsh1:十进制左移,即左移 4 位,低位补 0;

dshr:十进制右移,即右移 4 位,高位补 0;

按照上述规则,得到的结果如下:

- a) 0011 0010 0000 0100
- b) 0100 1100 1000 0001
- c) 0011 0010 0000 0101
- d) 0100 1100 1000 0001
- e) 1011 0010 0000 0100
- f) 1100 1100 1000 0001
- g) 1001 0000 0010 0000
- h) 0000 1001 1001 0000
- 5. 设计作为数字电路的 VHDL 以实现收费站控制器。

### 解:

```
library IEEE;
use IEEE.std_logic_1164.all;
entity toll_booth_controller is
   port (
      I1,I0,C,clk: in std_logic;
      X3, X2, X1, X0: buffer std_logic;
            R,G,A: out std_logic
end toll_booth_controller;
architecture a_toll_booth_controller of toll_booth_controller is
begin
   cct_toll_booth_controller: process(X3, X2, X1, X0, I1, I0, C, clk)
      begin
          if rising_edge(clk) then
             X3 <= not C;
X2 <= ((not X3) and C and I1 and I0) or
                   ((not X3) and (X2 or X1) and C and I1 and (not I0)) or
                   ((not X3) and (X2 or (X1 and X0)) and C and (not I1) and I0)
                     or (X2 and C and (not I1) and (not I0));
             X1 <= ((not X3) and (X2 or X1 or X0) and C and I1 and I0)or
                   ((not X3) and (X2 or (not X1)) and C and I1 and (not I0)) or
                   ((not X3) and (((not X1) and X0) or (X1 and (not X0)) or
                     (X2 and X1 and X0)) and C and (not I1) and I0) or
                   (X1 and X0 and C and (not I1) and (not I0));
             X0 \leftarrow ((not X3) and (X2 or X1 or (not X0)) and C and I1 and I0) or
                   ((not X3) and (X0 or (X2 and X1)) and C and I1 and (not I0))
                    or ((not X3) and ((not X0) or (X2 and X1)) and C and
                    (not I1) and I0) or ((not X3) and X0 and C and (not I1) and
                    (not IO)) or (X3 and X0 and (not C)) or ((not X3) and
                    ((not X2) or (not X1) or (not X0)) and (not C));
          end if;
           R \le X3 or (not X2) or (not X1) or (not X0);
           G <= (not X3) and X2 and X1 and X0;
           A <= X3 and (not X2) and (not X1) and X0;
      end process cct_toll_booth_controller;
end a_toll_booth_controller;
```

6. 给出相对简单 CPU 用来产生寄存器 PC, DR, TR 和 IR 的控制信号所必需的逻辑。

PCLOAD = JUMP3 \lor JMPZY3 \lor JPNZY3

 $PCINC = FETCH2 \lor LDAC1 \lor LDAC2 \lor STAC1 \lor STAC2 \lor JMPZN1 \lor JMPZN2 \lor JPNZN1 \lor JPNZN2$ 

 $DRLOAD = FETCH2 \lor LDAC1 \lor LDAC2 \lor LDAC4 \lor STAC1 \lor STAC2 \lor STAC4 \lor JUMP1 \lor JUMP2 \\ \lor JMPZY1 \lor JMPZY2 \lor JPNZY1 \lor JPNZY2$ 

 $TRLOAD = LDAC2 \lor STAC2 \lor JUMP2 \lor JMPZY2 \lor JPNZY2 \\ IRLOAD = FETCH3$ 

7. 给出相对简单 CPU 用来产生 ALU 的控制信号所必需的逻辑。

# 解:

| State | ALUS[17]      |                                           |
|-------|---------------|-------------------------------------------|
| LDAC5 | 0010XX0       |                                           |
| MOVR1 | 0010XX0       | $ALUSI = ADDI \lor SUBI \lor INACI$       |
| ADD1  | 1010XX0       | ALUS2 = SUB1                              |
| SUB1  | 1100XX0       | $ALUS3 = LDAC5 \lor MOVR1 \lor ADD1$      |
| INACI | 1001XX0       | $ALUS4 = SUB1 \lor INAC1$                 |
| CLAC1 | 0000XX0       | $ALUS5 = XOR1 \lor NOT1$                  |
| AND1  | X X X X 0 0 1 | $ALUS6 = OR1 \lor NOT1$                   |
| OR1   | X X X X 0 1 1 | $ALUS7 = AND1 \lor OR1 \lor XOR1 \lor NC$ |
| XOR1  | X X X X 1 0 1 |                                           |
| NOT1  | X X X X 1 1 1 |                                           |

- 8. 给出下列非负数码操作的结果。
  - a) 1011 0100-0111 0111
  - b) 0011 1000+1100 1101
  - c) 1000 1011+0111 0100
  - d) 0111 0100 1000 1011

#### 解:

- a) 180-119=61
- b) 56+205=261>2<sup>8</sup>=256, 溢出
- c) 139+11=255
- d) 116-139= -23, 得到负数
- 9. 给出下列补码操作的结果
  - a) 1011 0100-0111 0111
  - b) 0011 1000+1100 1101
  - c) 1000 1011+0111 0100
  - d) 0111 0100-1000 1011

# 解:最高位作为符号位——"1"表示负数,"0"表示正数,所以得到:

- a) -76-119=-193
- b) 56+(-51)=5
- c) -117+116=-1
- d) 116-(-117)=233,由于最大正数为2<sup>7</sup>-1=128-1=127,所以233已经溢出
- 10. 一台基于相对简单 CPU 的计算机,有一个 16 个字的相联 cache,采用 FIFO 的替换策略。给出在执行下列代码过程中及执行完代码后 cache 的内容。同时求这段程序在这个系统中的命中率。
  - 0: LDAC 4234
  - 3: STAC 4235
  - 6: MVAC
  - 7: INAC
  - 8: ADD
  - 9: JPNZ 0020
  - C: JUMP 0010
  - F: NOP
  - 10: CLAC
  - 11: JUMP 0020
  - 20: LDAC 4235
  - 23: JUMP 0029
  - 26: JUMP 0000
  - 29: AND
  - 4235: 55

# 解: 执行过程如下:

| 指令        | Tag  | Data | Vali | Dirty | 命中情况 |
|-----------|------|------|------|-------|------|
|           |      |      | d    |       |      |
|           |      |      |      |       |      |
| LDAC 4234 | 0000 | 01   | 1    | 0     |      |
|           |      |      |      |       |      |
|           | 0001 | 34   | 1    | 0     |      |
|           |      |      |      |       |      |
|           |      |      |      |       |      |

|           | 0002 | 42 | 1 | 0 |    |
|-----------|------|----|---|---|----|
|           | 4234 | 55 | 1 | 0 |    |
|           |      |    |   |   |    |
| STAC 4235 | 0003 | 0B | 1 | 0 |    |
|           | 0004 | 35 | 1 | 0 |    |
|           | 0005 | 42 | 1 | 0 |    |
|           | 4235 | 55 | 1 | 1 |    |
| MVAC      | 0006 | 03 | 1 | 0 |    |
| INAC      | 0007 | OA | 1 | 0 |    |
| ADD       | 0008 | 08 | 1 | 0 |    |
| JPNZ 0020 | 0009 | 07 | 1 | 0 |    |
|           | 000A | 20 | 1 | 0 |    |
|           | 000B | 00 | 1 | 0 |    |
| LDAC 4235 | 0020 | 01 | 1 | 0 |    |
|           | 0021 | 35 | 1 | 0 |    |
|           | 0022 | 42 | 1 | 0 |    |
|           | 4235 | 55 | 1 | 1 | 命中 |
| JUMP 0029 | 0023 | 05 | 1 | 0 |    |
|           | 0024 | 29 | 1 | 0 |    |
|           | 0025 | 00 | 1 | 0 |    |
| AND       | 0029 | OC | 1 | 0 |    |

由此可知命中率为: 1/23\*100%=4.5%